

## Architecture

#### Chapitre 2 *Unité de Traitement*



## Plan

- Primitives de construction
- Exemple de structure
- Séquencement des instructions
  - Cycle Fetch
  - Exemples d'instruction



#### Primitives de Construction

- Les registres
  - Il sont constitués d'un ensemble de bascules (D flip-flop) dont le comportement et le rôle sont homogènes
  - Chaque bascule mémorise un bit d'un mot
  - L'ensemble des bascules constitue le Registre
  - Le Registre contient le mot

3



#### Primitives de Construction

- Chargement du Registre
  - Sur chaque entrée doit être présent un bit du mot
  - Une impulsion d'écriture commune à toutes les bascules provoque la mémorisation simultanée de toutes les bascules, donc du mot



### Primitives de Construction

- Lecture du Registre
  - Le contenu est présent en permanence sur la sortie

#### Mot d'entrée E sur n bits











### Primitives de Construction

#### Bus bidirectionnel

Chaque registre est aussi connecté sur le Bus en sortie. Pour que toutes les valeurs ne se mélangent pas, un seul Registre à la fois doit être connecté sur le Bus. Il faut donc un circuit d'isolement.

- Quand R1B vaut 0, R1 est isolé du Bus - Quand R1B vaut 1, R1 est connecté au bus



Conséquence: Dés qu'un signal RiB vaut 1, les autres valent obligatoirement 0.

























# **Important**

- Les Accumulateurs dont la valeur n'est pas définie dans l'instruction doivent rester inchangés après.
- Les registre débanalisés (dont la fonction, comme par exemple le Compteur Ordinal ou le Registre Instruction) ne peuvent pas servir de registre de stockage intermédiaire.